崔小乐教授
职称:教授
电话:0755-26035357
Email:cuixl@szpku.edu.cn;办公室:A-423
研究方向:1、集成电路测试与可测性设计; 2、可信计算。
简介:
北京航空航天大学博士,北京大学博士后,长期从事集成电路与软件方面的教学科研和工程开发工作。曾在西安微电子技术研究所,航空第一、二集团可靠性工程技术中心,香港科技园,香港中文大学,比利时IMEC等单位工作或学习,承担国家、省、市及横向科研项目二十余项,获省部级奖励一次,担任《半导体学报》、《计算机学报》等学术期刊及多个学术会议的论文评阅人。近年来承担北大深圳研究生院集成微系统测试验证学科方向的建设任务,并兼任中国计算机学会YOCSEF深圳论坛副主席,集成电路技术省部产学研创新联盟副秘书长等职。
目前感兴趣的研究领域包括:集成微系统测试与可测性设计,集成微系统可靠性与安全性,软硬件协同验证等。
目前承担的主要科研项目:
1、国家科技重大专项:MCP、nweWLP封装设计优化与系统可靠性分析
2、973项目:基于MEMS工艺的三维芯片关键技术研究
3、国家自然基金项目:面向SoC高温老化测试的靶向化矢量生成与测试调度方法研究
4、广东省自然科学基金项目:面向SoC芯片WLTBI的测试矢量生成与测试调度方法研究
5、广东省产学研重大专项项目:SoC芯片测试验证技术、关键设备研发与产业化
6、深圳市重点实验室提升计划项目:基于无线测试访问端口的芯片测试架构研究
7、深港创新圈项目:集成电路设计虚拟实习平台
8、深圳市基础研究计划项目:相变存储器可靠性若干关键问题的研究
9、深圳市基础研究计划项目:NAND型Flash存储器的故障模型研究
10、深圳市南山区科技平台组建项目:集成电路测试验证工程技术中心
近5年来取得的主要成果:
已完成的科研项目:
1、广东省自然科学基金项目:基于博弈论的软件测试过程模型研究
2、广东省教育部科技部企业科技特派员项目:集成电路MPW流片服务平台
3、粤港关键领域重点突破招标项目:粤港集成电路设计创新支撑平台
4、深港创新圈项目:深港合作集成电路IP安全服务平台
5、深港创新圈项目:纳米级集成电路IP重用标准的开发
6、深圳市基础研究计划项目:层次型SoC测试调度优化问题研究
7、深圳市产学研重大专项项目:面向晶圆表面缺陷的智能AOI系统
8、深圳市科技计划项目:SoC仿真验证关键技术研究
9、深圳市南山区科技计划项目:嵌入式软件可靠性测试平台
10、横向合作项目:晶圆表面缺陷智能检测系统
主要成果:
1、北大深圳研究生院集成电路测试实验室建设已具有一定规模,初步建立了北大深圳研究生院集成电路测试验证方向的课程体系建设;
2、平台建设初见成效,已建设了IP平台、MPW平台、集成电路设计虚拟实习平台等;
3、开发完成晶圆表面缺陷智能测试系统一套;
4、设计SoC测试压缩编码2种,测试算法多个,测试接口方案多套;
4、已发表论文数十篇,申请专利多项。